回退平台修改到只加JESD_SAMP_FREQ_245760K宏
This commit is contained in:
parent
995a91daea
commit
78e47e3f98
7
.vscode/settings.json
vendored
Normal file
7
.vscode/settings.json
vendored
Normal file
@ -0,0 +1,7 @@
|
|||||||
|
{
|
||||||
|
"files.associations": {
|
||||||
|
"jesd_csu_nr_fdd.h": "c",
|
||||||
|
"jesd_csu.h": "c",
|
||||||
|
"jesd_csu_lte_fdd.h": "c"
|
||||||
|
}
|
||||||
|
}
|
25
README.md
25
README.md
@ -1,5 +1,7 @@
|
|||||||
compile:
|
# compile:
|
||||||
.out
|
|
||||||
|
## .out
|
||||||
|
|
||||||
stage1:
|
stage1:
|
||||||
config ./public/make
|
config ./public/make
|
||||||
MaPU_TC_HOME := /home/ittc/Software/toolchain
|
MaPU_TC_HOME := /home/ittc/Software/toolchain
|
||||||
@ -8,17 +10,18 @@ stage2:
|
|||||||
stage3:
|
stage3:
|
||||||
build res path:
|
build res path:
|
||||||
./build
|
./build
|
||||||
#得到
|
得到
|
||||||
#ecs_rfm_spu0.out
|
ecs_rfm_spu0.out
|
||||||
#ecs_rfm_spu1.out
|
ecs_rfm_spu1.out
|
||||||
#pet_rfm_spu0.out
|
pet_rfm_spu0.out
|
||||||
#pet_rfm_spu1.out
|
pet_rfm_spu1.out
|
||||||
|
|
||||||
|
## .a
|
||||||
|
|
||||||
.a
|
|
||||||
stage1:
|
stage1:
|
||||||
./build.sh --jesd --pcie
|
./build.sh --jesd --pcie
|
||||||
|
|
||||||
#得到
|
得到
|
||||||
#libape_spu.a
|
libape_spu.a
|
||||||
|
|
||||||
#以上全部放到APE工程Platform/build
|
### 以上全部放到APE工程Platform/build
|
@ -4,7 +4,7 @@
|
|||||||
#include "typedef.h"
|
#include "typedef.h"
|
||||||
|
|
||||||
// 4 ant, LTE
|
// 4 ant, LTE
|
||||||
#define JESD_LTEFDD_ANT_NUM 2//
|
#define JESD_LTEFDD_ANT_NUM 4//
|
||||||
#define JESD_LTEFDD_MARGIN 6
|
#define JESD_LTEFDD_MARGIN 6
|
||||||
#define JESD_LTEFDD_SLOT_NUM 10
|
#define JESD_LTEFDD_SLOT_NUM 10
|
||||||
|
|
||||||
|
@ -7,7 +7,7 @@
|
|||||||
|
|
||||||
// 4 ant, NR
|
// 4 ant, NR
|
||||||
#define JESD_NRFDD_ANT_NUM 4//4
|
#define JESD_NRFDD_ANT_NUM 4//4
|
||||||
#define JESD_NRFDD_MARGIN 6//5
|
#define JESD_NRFDD_MARGIN 5
|
||||||
#define JESD_NRFDD_SLOT_NUM 10
|
#define JESD_NRFDD_SLOT_NUM 10
|
||||||
|
|
||||||
#define JESD_NRFDD_TX_NODENUM 10
|
#define JESD_NRFDD_TX_NODENUM 10
|
||||||
@ -29,8 +29,8 @@
|
|||||||
#define JESD_NR7DS2U_TX_SLOT_EVEN_B7SYMBOL_ADDR 0xA380000 // SM5
|
#define JESD_NR7DS2U_TX_SLOT_EVEN_B7SYMBOL_ADDR 0xA380000 // SM5
|
||||||
#define JESD_NR7DS2U_TX_SLOT_ODD_B7SYMBOL_ADDR 0xA290400 // SM4
|
#define JESD_NR7DS2U_TX_SLOT_ODD_B7SYMBOL_ADDR 0xA290400 // SM4
|
||||||
#else
|
#else
|
||||||
#define JESD_NRFDD_TX_SLOT_EVEN_DATA_ADDR 0x0A200000 // 0x1E0000
|
#define JESD_NRFDD_TX_SLOT_EVEN_DATA_ADDR 0x60F00000 // 0x1E0000
|
||||||
#define JESD_NRFDD_TX_SLOT_ODD_DATA_ADDR 0x0A278000 // 0x1E0000
|
#define JESD_NRFDD_TX_SLOT_ODD_DATA_ADDR 0x610E0000 // 0x1E0000
|
||||||
#endif
|
#endif
|
||||||
|
|
||||||
#define JESD_NRFDD_RX_SLOT_EVEN_DATA_ADDR 0x6BC00000 // 0x9F00000 // 0x1E0000
|
#define JESD_NRFDD_RX_SLOT_EVEN_DATA_ADDR 0x6BC00000 // 0x9F00000 // 0x1E0000
|
||||||
|
@ -19,7 +19,7 @@ int32_t jesd_csu_init_nr_fdd()
|
|||||||
if (0 == (i&0x1))
|
if (0 == (i&0x1))
|
||||||
{
|
{
|
||||||
txCsuNode[i].dataAddr = JESD_NRFDD_TX_SLOT_EVEN_DATA_ADDR;
|
txCsuNode[i].dataAddr = JESD_NRFDD_TX_SLOT_EVEN_DATA_ADDR;
|
||||||
txCsuNode[i].yStep = (0);
|
txCsuNode[i].yStep = (JESD_NRFDD_SLOT_SAM_CNT<<2);
|
||||||
txCsuNode[i].allNum = (JESD_NRFDD_SLOT_SAM_CNT<<2)*JESD_NRFDD_ANT_NUM;
|
txCsuNode[i].allNum = (JESD_NRFDD_SLOT_SAM_CNT<<2)*JESD_NRFDD_ANT_NUM;
|
||||||
|
|
||||||
rxCsuNode[i].dataAddr = JESD_NRFDD_RX_SLOT_EVEN_DATA_ADDR;
|
rxCsuNode[i].dataAddr = JESD_NRFDD_RX_SLOT_EVEN_DATA_ADDR;
|
||||||
@ -29,7 +29,7 @@ int32_t jesd_csu_init_nr_fdd()
|
|||||||
else if (1 == (i&0x1))
|
else if (1 == (i&0x1))
|
||||||
{
|
{
|
||||||
txCsuNode[i].dataAddr = JESD_NRFDD_TX_SLOT_ODD_DATA_ADDR;
|
txCsuNode[i].dataAddr = JESD_NRFDD_TX_SLOT_ODD_DATA_ADDR;
|
||||||
txCsuNode[i].yStep = (0);
|
txCsuNode[i].yStep = (JESD_NRFDD_SLOT_SAM_CNT<<2);
|
||||||
txCsuNode[i].allNum = (JESD_NRFDD_SLOT_SAM_CNT<<2)*JESD_NRFDD_ANT_NUM;
|
txCsuNode[i].allNum = (JESD_NRFDD_SLOT_SAM_CNT<<2)*JESD_NRFDD_ANT_NUM;
|
||||||
|
|
||||||
rxCsuNode[i].dataAddr = JESD_NRFDD_RX_SLOT_ODD_DATA_ADDR;
|
rxCsuNode[i].dataAddr = JESD_NRFDD_RX_SLOT_ODD_DATA_ADDR;
|
||||||
|
@ -80,7 +80,7 @@ void fh_data_check(uint32_t times)
|
|||||||
|
|
||||||
void jesd_tx_data_init()
|
void jesd_tx_data_init()
|
||||||
{
|
{
|
||||||
uint8_t antNum = 1;
|
uint8_t antNum = JESD_NRFDD_ANT_NUM;
|
||||||
uint8_t idAnt = 0;
|
uint8_t idAnt = 0;
|
||||||
uint8_t idSlot = 0;
|
uint8_t idSlot = 0;
|
||||||
uint32_t srcAddr = 0;
|
uint32_t srcAddr = 0;
|
||||||
|
Loading…
x
Reference in New Issue
Block a user